### Introducción Arquitecturas Heterogéneas

PROFESOR: ING. LUIS BARBOZA ARTAVIA

### Agenda

- Definición computación heterogénea.
- Multiprocesamiento heterogéneo.
- Heterogeneidad a nivel de microarquitectura.
- Aceleración de hardware.

### Computación heterogénea

- Sistemas que usan múltiples tipos de elementos de procesamiento: CPU, GPU, ASIC, FPGA y NPU.
- SO asigna cargas a los procesadores que están diseñados para propósitos específicos.



https://www.sciencedirect.com/topics/computerscience/heterogeneous-computing-system

### Computación heterogénea

- Uso de procesadores basados en diferentes arquitecturas.
- Caso reciente: cores CPU y un GPU para gaming y otras aplicaciones gráficas.
- ¿Por qué esto es relevante?



https://www.sciencedirect.com/topics/computerscience/heterogeneous-computing-system

# Multiprocesamiento heterogénea

- ARM lo utiliza para sistemas compuestos de clusters con procesadores con ISA idéntico, pero diferente microarquitectura.
- Todos los procesadores tienen coherencia de caché y parte del dominio de coherencia.
- Ejemplo: big.LITTLE



# Multiprocesamiento heterogénea w

WHITE PAPER





# Petch Decode, Rename & Dispatch Branch Load Load Store

#### Big.LITTLE Processing with ARM Cortex™-A15 & Cortex-A7

Improving Energy Efficiency in High-Performance Mobile Platforms

#### Peter Greenhalgh, ARM

September 2011

This paper presents the rationale and design behind the first big.LITTLE system from ARM based on the high-performance Cortex-A15 processor, the energy efficient Cortex-A7 processor, the coherent CCI-400 interconnect and supporting IP.

|            | Cortex-A15 vs Cortex-A7 | Cortex-A7 vs Cortex-A15 |  |  |
|------------|-------------------------|-------------------------|--|--|
|            | Performance             | Energy Efficiency       |  |  |
| Dhrystone  | 1.9x                    | 3.5x                    |  |  |
| FDCT       | 2.3x                    | 3.8x                    |  |  |
| IMDCT      | 3.0x                    | 3.0x                    |  |  |
| MemCopy L1 | 1.9x                    | 2.3x                    |  |  |
| MemCopy L2 | 1.9x                    | 3.4x                    |  |  |

Table 1 Cortex-A15 & Cortex-A7 Performance & Energy Comparison

Figure 2 Cortex-A15 Pipeline

### ARM big.LITTLE



Aplicación <a href="https://www.youtube.com/watch?v=8LNPxExkLMo">https://www.youtube.com/watch?v=8LNPxExkLMo</a>

- 1. Estado de procesador involucrado es relativamente pequeño.
- 2. Procesador que se apagará (outbound) debe tener todos los archivos guardados con el estado de configuración.
- Procesador que seguirá ejecución (inbound), debe restaurar todos los estados guardados por el otro.
- 4. Interrupciones que son controladas deben migrarse.



Figure 5 big-LITTLE Task Migration

¿Quién realiza la migración?

En sistemas big.LITTLE original: software switcher que ARM provee.

#### Objetivo:

- Proveer los mecanismos requeridos para hacer una migración entre big y LITTLE.
- 2) Esconder las diferencias del modelo entre big y LITTLE del SO. Los cores son idénticos a nivel de arquitectura. El contenido no necesariamente va a ser idéntico.



https://git.linaro.org/arm/big.LITTLE/switcher.git/



https://community.arm.com/arm-community-blogs/b/architectures-and-processors-blog/posts/tenthings-to-know-about-big-little

Clustered migration (más sencillo)

- 1) Acomodar el procesador en cluster de tamaño idéntico de cores big y LITTLE.
- Calendarizador SO ve 1 cluster a la vez: transición de big cluster a LITTLE y viceversa.
- 3) Todo dato relevante se pasa por caché L2 común e interconectada.
- 4) Este modelo no va bien con cargas de software no balanceadas.



https://commons.wikimedia.org/w/index.php?curid=37825045

#### In-Kernel Switching (IKS)

- 1) Grupos de procesadores en colecciones de cores virtuales donde procesadores big y LITTLE son agrupados.
- 2) La carga de CPU de la tarea se utiliza para determinar si el núcleo big o LITTLE realmente ejecuta la tarea.
- 3) Este enfoque permite una mezcla de cores big y LITTLE para correr como sea necesario en cualquier punto del tiempo.



Multiprocesamiento heterogéneo (calendarizador global)

- 1) Permite el uso de todos los cores físicos en cualquier momento.
- 2) Hilos con alta prioridad o intensidad computacional se colocan en big.
- 3) Hilos con menos prioridad o menos intensidad computacional se colocan en LITTLE.



Lecturas recomendadas

https://www.kernel.org/doc/Documentation/cpu-freq/user-guide.txt

https://android.googlesource.com/kernel/msm/+/android-7.1.0\_r0.2/drivers/cpufreq?pli=1

Z. Bringye, D. Sima and M. Kozlovszky, "Power consumption aware big.LITTLE scheduler for Linux operating system," 2019 IEEE International Work Conference on Bioinspired Intelligence (IWOBI), Budapest, Hungary, 2019, pp. 000139-000144, doi: 10.1109/IWOBI47054.2019.9114403.

Más ejemplos: Intel Alder Lake



| Alder Lake Test Systems |                                                                                           |                                    |  |  |
|-------------------------|-------------------------------------------------------------------------------------------|------------------------------------|--|--|
| AnandTech               | DDR5                                                                                      | DDR4                               |  |  |
| CPU                     | Core i9-12900K<br>8+8 Cores, 24 Threads<br>125W Base, 241W Turbo                          |                                    |  |  |
| Motherboard             | MSI Z690 Unify                                                                            | MSI Z690 Carbon Wi-Fi              |  |  |
| Memory                  | SK Hynix<br>2x32 GB<br>DDR5-4800 CL40                                                     | ADATA<br>2x32 GB<br>DDR4-3200 CL22 |  |  |
| Cooling                 | MSI Coreliquid<br>360mm AIO                                                               | Corsair H150i Elite<br>360mm AIO   |  |  |
| Storage                 | Crucial MX500 2TB                                                                         |                                    |  |  |
| Power Supply            | Corsair AX860i                                                                            |                                    |  |  |
| GPUs                    | Sapphire RX460 2GB (Non-Gaming Tests)<br>NVIDIA RTX 2080 Ti (Gaming Tests), Driver 496.49 |                                    |  |  |
| Operating Systems       | Windows 10 21H1<br>Windows 11 Up to Date<br>Ubuntu 21.10 (for SPEC Power)                 |                                    |  |  |

https://www.anandtech.com/show/17047/the-intel-12th-gen-core-i912900k-review-hybrid-performance-brings-hybrid-complexity

Más ejemplos: Cluster SoC multicore heterogéneo



Hay diferentes niveles de heterogeneidad en SoC

- 1) Cores corriendo mismo ISA, pero diferente microarquitectura: permite tareas de propósito general para migrar y reducir consumo o aumentar rendimiento (Cortex A55 y A76)
- 2) Cores extraen diferentes tipos de paralelismo: GPU especializado para explotar paralelismo de datos. (Cortex-A y Mali GPU)
- 3) Cores especializados para tareas específicas: aceleradores de HW son especializados diseñados para cargas de trabajo.

Clave: reducir consumo, pero incrementar rendimiento

#### Investigar

- Qué es un *HW Accelerator?* 

- Qué tipos de *HW Accelerators* hay?

- Qué es SYCL kernel?

- Qué significa HPC?

#### Aceleración HW

• Los aceleradores de hardware son diseños especialmente diseñados que acompañan a un procesador para acelerar una función o carga de trabajo específica (a veces también llamados "coprocesadores")

https://www.cadence.com/en\_US
/home/explore/hardwareaccelerators.html



FPGA as a Hardware Accelerator for Computation Intensive Maximum Likelihood Expectation Maximization Medical Image Reconstruction Algorithm

#### Aceleración HW

- -Pueden ser ASICs o FPGAs
- -Se pueden desarrollar usando los ciclos de Desarrollo ASIC o Síntesis de Alto Nivel



#### Tipos de HW de aceleración

Pueden ser coherentes de caché o no.

Crea retos para comunicación: protocolos, estándares.

"The Cache Coherent Interconnect for Accelerators standard, or CCIX (pronounced "see 6"), is built on PCI Express (PCIe) to provide a chip-to-chip interconnect for high-speed hardware accelerators. It targets applications such as machine learning and FPGAs."



#### Tipos de HW de aceleración

Compute Express Link (CXL) es un estándar Abierto para alta velocidad, alta capacidad en CPU-to-device y conexiones CPU-to-memory



#### SYCL Kernels

- •SYCL es un estándar Abierto en la industria para programar sistemas heterogéneos.
- •El diseño permite Código C++ para que corra en el host o en el heterogéneo.
- Un función objeto que se ejecuta en un dispositivo expuesto por un API SYCL se llama SYCL kernel function.

```
#include<iostream>
     const int N = 8192;
     const int M = 8192;
     int main(){
         int* array[N];
         for (int i = 0; i < N; i++)
             array[i] = (int*)malloc(M * sizeof(int));
 8
         for(int i = 0; i < N; i++){</pre>
 9
             for(int j = 0; j < M; j++){
10
                 array[i][j]=i*j;
11
12
13
14
         return 0;
15
```

```
device_queue.submit([&](handler &h){
    auto buffer_accessor_device=buff.get_access<access::mode::read_write>(h);
    h.parallel_for<class multiplication>(range<1>(N),[=](id<1> i){
        for(int j=0;j<M;j++)
            buffer_accessor_device[i][j] = i*j;
        });
}</pre>
```

#### **HPC**

- Tecnologías utilizadas en la implementación de sistemas capaces de ejecutar tareas costosas en tiempo y manejar grandes cantidades de información en periodos de tiempo limitados.
- Implica paralelismo.

### Alto desempeño

- El término puede tener diferentes interpretaciones:
- Computación general: flujo de instrucciones de punto flotante por segundo (FLOPS).
- Computación embebida: bajo costo y consumo de potencia.
- Comparación:
  - En 1998 un supercomputador de \$3 millones podía realizar 100MFLOPS. Actualmente un computador de escritorio (CPU+GPU) puede lograr GFLOPS.

### Top500



### Top500 - Nov 2024

| Rank | System                                                                                                                                                                                         | Cores      | Rmax<br>(PFlop/s) | Rpeak<br>(PFlop/s) | Power<br>(kW) |
|------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------|-------------------|--------------------|---------------|
| 1    | El Capitan - HPE Cray EX255a, AMD 4th Gen EPYC 24C 1.8GHz, AMD Instinct MI300A, Slingshot-11, TOSS, HPE DOE/NNSA/LLNL United States                                                            | 11,039,616 | 1,742.00          | 2,746.38           | 29,581        |
| 2    | Frontier - HPE Cray EX235a, AMD Optimized 3rd<br>Generation EPYC 64C 2GHz, AMD Instinct MI250X,<br>Slingshot-11, HPE Cray OS, HPE<br>DOE/SC/Oak Ridge National Laboratory<br>United States     | 9,066,176  | 1,353.00          | 2,055.72           | 24,607        |
| 3    | Aurora - HPE Cray EX - Intel Exascale Compute<br>Blade, Xeon CPU Max 9470 52C 2.4GHz, Intel Data<br>Center GPU Max, Slingshot-11, Intel<br>DOE/SC/Argonne National Laboratory<br>United States | 9,264,128  | 1,012.00          | 1,980.01           | 38,698        |
| 4    | Eagle - Microsoft NDv5, Xeon Platinum 8480C 48C 2GHz, NVIDIA H100, NVIDIA Infiniband NDR, Microsoft Azure Microsoft Azure United States                                                        | 2,073,600  | 561.20            | 846.84             |               |
| 5    | HPC6 - HPE Cray EX235a, AMD Optimized 3rd<br>Generation EPYC 64C 2GHz, AMD Instinct MI250X,<br>Slingshot-11, RHEL 8.9, HPE<br>Eni S.p.A.<br>Italy                                              | 3,143,520  | 477.90            | 606.97             | 8,461         |

#### Green500 - Nov 2024

Rendimiento por watt.

| Rank | TOP500<br>Rank | System                                                                                                                                                                                                                                               | Cores  | Rmax<br>(PFlop/s) | Power<br>(kW) | Energy<br>Efficiency<br>(GFlops/watts) |
|------|----------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------|-------------------|---------------|----------------------------------------|
| 1    | 222            | JEDI - BullSequana XH3000, Grace Hopper<br>Superchip 72C 3GHz, NVIDIA GH200<br>Superchip, Quad-Rail NVIDIA InfiniBand<br>NDR200, ParTec/EVIDEN<br>EuroHPC/FZJ<br>Germany                                                                             | 19,584 | 4.50              | 67            | 72.733                                 |
| 2    | 122            | ROMEO-2025 - BullSequana XH3000,<br>Grace Hopper Superchip 72C 3GHz, NVIDIA<br>GH200 Superchip, Quad-Rail NVIDIA<br>InfiniBand NDR200, Red Hat Enterprise<br>Linux, EVIDEN<br>ROMEO HPC Center - Champagne-<br>Ardenne<br>France                     | 47,328 | 9.86              | 160           | 70.912                                 |
| 3    | 440            | Adastra 2 - HPE Cray EX255a, AMD 4th<br>Gen EPYC 24C 1.8GHz, AMD Instinct<br>MI300A, Slingshot-11, RHEL, HPE<br>Grand Equipement National de Calcul<br>Intensif - Centre Informatique National de<br>l'Enseignement Suprieur (GENCI-CINES)<br>France | 16,128 | 2.53              | 37            | 69.098                                 |

### Computador a gran escala



#### Referencias

- Stallings, W. (2003). Computer organization and architecture: designing for performance. Pearson Education India.
- Hennessy, J., & Patterson, D. (2012). Computer
   Architecture: A Quantitative Approach (5th ed.). Elsevier
   Science.

### Introducción Arquitecturas Heterogéneas

PROFESOR: ING. LUIS BARBOZA ARTAVIA